# Práctica de Arquitectura y Organizacion de Computadoras

**Tareas** 

Segundo Cuatrimestre 2024

Arquitectura y Organizacion de Computadoras DC - UBA

# Introducción





En la clase de hoy vamos a ver:

• Repaso de tareas y scheduler



- Repaso de tareas y scheduler
- Estructuras involucradas en tareas (TR, TSS Descriptor en GDT, TSS)



- Repaso de tareas y scheduler
- Estructuras involucradas en tareas (TR, TSS Descriptor en GDT, TSS)
- Atributos relevantes de las estructuras



- Repaso de tareas y scheduler
- Estructuras involucradas en tareas (TR, TSS Descriptor en GDT, TSS)
- Atributos relevantes de las estructuras
- Cómo se produce un cambio de tarea



En la clase de hoy vamos a ver:

- Repaso de tareas y scheduler
- Estructuras involucradas en tareas (TR, TSS Descriptor en GDT, TSS)
- Atributos relevantes de las estructuras
- Cómo se produce un cambio de tarea

La idea es presentar la información necesaria para ayudarles a completar el taller.

# Repaso de tareas

#### Motivación



Las computadoras ejecutan varios programas en simultáneo a la vista de los usuarios. Por ejemplo, mientras navegamos por la web podemos utilizar una aplicación para escuchar música.

Sin embargo, como vimos, cada procesador ejecuta un programa por vez. ¿Cómo se logra esto el sistema operativo?

#### Motivación



Las computadoras ejecutan varios programas en simultáneo a la vista de los usuarios. Por ejemplo, mientras navegamos por la web podemos utilizar una aplicación para escuchar música.

Sin embargo, como vimos, cada procesador ejecuta un programa por vez. ¿Cómo se logra esto el sistema operativo?

Para comprenderlo, vamos a usar una serie de estructuras y funciones de Intel que nos permiten definir <u>tareas</u> para el procesador.

#### Motivación



Las computadoras ejecutan varios programas en simultáneo a la vista de los usuarios. Por ejemplo, mientras navegamos por la web podemos utilizar una aplicación para escuchar música.

Sin embargo, como vimos, cada procesador ejecuta un programa por vez. ¿Cómo se logra esto el sistema operativo?

Para comprenderlo, vamos a usar una serie de estructuras y funciones de Intel que nos permiten definir <u>tareas</u> para el procesador.

A su vez, el sistema operativo va a implementar un módulo de software que se va a encargar de decidir que tarea ejecutar en cada tic del reloj: **scheduler**.

#### **Tareas**



Una tarea es una unidad de trabajo que el procesador puede despachar, ejecutar, y supender. Puede ser usada para ejecutar un programa.

#### **Tareas**



Una tarea es una unidad de trabajo que el procesador puede despachar, ejecutar, y supender. Puede ser usada para ejecutar un programa.

Dos o más tareas distintas pueden tener un mismo código de programa, sin embargo, sus contexto de ejecución y datos asociados pueden ser distintos. Podemos pensarlo como distintas instancias del mismo programa.



En memoria una tarea va a tener:



En memoria una tarea va a tener:

 Espacio de Ejecución: Es decir, páginas mapeadas donde va a tener el código, datos y pilas. Podríamos precisar definirle un page directory con su correspondiente pages table o reutilizar algún directorio entre varias tareas.



En memoria una tarea va a tener:

- Espacio de Ejecución: Es decir, páginas mapeadas donde va a tener el código, datos y pilas. Podríamos precisar definirle un page directory con su correspondiente pages table o reutilizar algún directorio entre varias tareas.
- 2. Segmento de Estado (TSS): Una región de memoria que almacen el estado de una tarea, a la espera de iniciarse o al momento de ser desalojada del procesador, y con un formato específico para que podamos iniciarla/reanudarla. La información que se va a guardar en esta región sería:



En memoria una tarea va a tener:

- Espacio de Ejecución: Es decir, páginas mapeadas donde va a tener el código, datos y pilas. Podríamos precisar definirle un page directory con su correspondiente pages table o reutilizar algún directorio entre varias tareas.
- 2. Segmento de Estado (TSS): Una región de memoria que almacen el estado de una tarea, a la espera de iniciarse o al momento de ser desalojada del procesador, y con un formato específico para que podamos iniciarla/reanudarla. La información que se va a guardar en esta región sería:
  - Registros de propósito general
  - Registros de segmento de la tarea y segmento de la pila de nivel 0
  - Flags
  - CR3
  - FIP

## Estructura de una tarea





Figure 7-1. Structure of a Task

## **Scheduler**



El **scheduler** es un módulo de software que administra la ejecución de tareas / procesos. Utiliza una política o criterio para decir cuál es la próxima tarea a ejecutar.

#### **Scheduler**



El **scheduler** es un módulo de software que administra la ejecución de tareas / procesos. Utiliza una política o criterio para decir cuál es la próxima tarea a ejecutar.



Cada vez que se pasa de una tarea a otra ocurre un

#### Cambio de Contexto



Como mencionamos, el procesador puede correr una única tarea por vez y cada tarea tiene su propio contexto de ejecución.



Como mencionamos, el procesador puede correr una única tarea por vez y cada tarea tiene su propio contexto de ejecución.

Al pasar de una a otra, tiene que ir cambiando el contexto de manera acorde.



Como mencionamos, el procesador puede correr una única tarea por vez y cada tarea tiene su propio contexto de ejecución.

Al pasar de una a otra, tiene que ir cambiando el contexto de manera acorde.

Esto significa que tiene que guardar en algún lado el contexto actual de la tarea para no perderlo si la tiene que continuar ejecutando y cargar el contexto de la nueva tarea a ejecutar.



Como mencionamos, el procesador puede correr una única tarea por vez y cada tarea tiene su propio contexto de ejecución.

Al pasar de una a otra, tiene que ir cambiando el contexto de manera acorde.

Esto significa que tiene que guardar en algún lado el contexto actual de la tarea para no perderlo si la tiene que continuar ejecutando y cargar el contexto de la nueva tarea a ejecutar.

El procesador se encarga de ir copiando esta información en cada cambio de contexto.

# Estructuras involucradas

## Estructuras y relaciones



Para definir una tarea, tenemos que completar estructuras de Intel:



# Registro de Tarea



El registro Task Register almacena el selector de segmento de la tarea en ejecución.

Se usa para encontar la TSS de la tarea actual.



Figure 7-5. Task Register

# Segmento de Estado de Tarea - TSS





Figure 7-5. Task Register

## Segmento de Estado de Tarea - TSS



|                      | 15                   | 0 |
|----------------------|----------------------|---|
| I/O Map Base Address | Reserved             | Т |
| Reserved             | LDT Segment Selector |   |
| Reserved             | GS                   |   |
| Reserved             | FS                   |   |
| Reserved             | DS                   |   |
| Reserved             | SS                   |   |
| Reserved             | CS                   |   |
| Reserved             | ES                   |   |
| EDI                  |                      |   |
| ESI                  |                      |   |
| EBP                  |                      |   |
| ESP                  |                      |   |
| EBX                  |                      |   |
| EDX                  |                      |   |
| ECX                  |                      |   |
| EAX                  |                      |   |
| EFLAGS               |                      |   |
| EIP                  |                      |   |
| CR3                  | (PDBR)               |   |
| Reserved             | SS2                  |   |
| E                    | SP2                  |   |
| Reserved             | SS1                  |   |
| E                    | SP1                  |   |
| Reserved             | SS0                  |   |
| E                    | SP0                  |   |
| Reserved             | Previous Task Link   |   |

La TSS guarda una foto del contexto de ejecución de la tarea.

Al crear la tarea, hay que setear los valores iniciales.





Para inicializar la TSS de una tarea, tenemos que completar con la información inicial que posibilite la correcta ejecución de la tarea. Es decir, los valores que va a tener son aquellos que se van a cargar en los registros de CPU y que usará en la ejecución. Los siguientes son los campos más relevantes a completar:

EIP



- EIP
- **ESP**, **EBP** y **ESP0** (puntero al tope de pila de nivel 0)



- EIP
- ESP, EBP y ESP0 (puntero al tope de pila de nivel 0)
- Los selectores de segmento **CS**, **DS**, **ES**, **FS**, **GS**, **SS**, **SS0** (selector de la pila de nivel 0)



- EIP
- ESP, EBP y ESP0 (puntero al tope de pila de nivel 0)
- Los selectores de segmento CS, DS, ES, FS, GS, SS, SS0 (selector de la pila de nivel 0)
- El CR3 que va tener la paginación asociada a la tarea. Cada tarea tendrá asi su propio directorio de páginas.



- EIP
- ESP, EBP y ESP0 (puntero al tope de pila de nivel 0)
- Los selectores de segmento **CS**, **DS**, **ES**, **FS**, **GS**, **SS**, **SS0** (selector de la pila de nivel 0)
- El **CR3** que va tener la paginación asociada a la tarea. Cada tarea tendrá asi su propio directorio de páginas.
- **EFLAGS** en 0x00000202 para tener las interrupciones habilitadas

## Descriptor de TSS





Figure 7-5. Task Register

## Descriptor de TSS





Figure 7-3. TSS Descriptor





• El bit **B**(Busy) indica si la tarea está siendo ejecutada. Lo iniciamos en 0.



- El bit **B**(Busy) indica si la tarea está siendo ejecutada. Lo iniciamos en 0.
- El bit **DPL**(Descriptor Privilege Level) el nivel de privilegio que se precisa para <u>acceder al segmento</u>. Usamos nivel 0 porque sólo el kernel puede intercambiar tareas.



- El bit B(Busy) indica si la tarea está siendo ejecutada. Lo iniciamos en 0.
- El bit DPL(Descriptor Privilege Level) el nivel de privilegio que se precisa para acceder al segmento. Usamos nivel 0 porque sólo el kernel puede intercambiar tareas.
- El LIMIT es el tamaño máximo de la TSS. 67h es el mínimo requerido.



- El bit B(Busy) indica si la tarea está siendo ejecutada. Lo iniciamos en 0.
- El bit **DPL**(Descriptor Privilege Level) el nivel de privilegio que se precisa para <u>acceder al segmento</u>. Usamos nivel 0 porque sólo el kernel puede intercambiar tareas.
- El LIMIT es el tamaño máximo de la TSS. 67h es el mínimo requerido.
- El BASE indica la dirección base de la TSS

Definición de tareas Inicial e Idle



El procesador siempre precisa estar ejecutando una tarea, aunque esta no haga nada. Hay dos situaciones especiales:



El procesador siempre precisa estar ejecutando una tarea, aunque esta no haga nada. Hay dos situaciones especiales:

• Al arrancar la computadora, ¿qué tarea se ejecuta?



El procesador siempre precisa estar ejecutando una tarea, aunque esta no haga nada. Hay dos situaciones especiales:

- Al arrancar la computadora, ¿qué tarea se ejecuta?
- Y si no hubiera tarea para ejecutar en algún momento, ¿qué tarea se ejecuta?



El procesador siempre precisa estar ejecutando una tarea, aunque esta no haga nada. Hay dos situaciones especiales:

- Al arrancar la computadora, ¿qué tarea se ejecuta?
- Y si no hubiera tarea para ejecutar en algún momento, ¿qué tarea se ejecuta?

Necesitamos definir dos tareas especiales: la **tarea Inicial** y la **tarea Idle** para estas situaciones. Además, definiremos aquellas tareas de usuario y/o de kernel que se precisan para que nuestro sistema brinde servicios o haga lo que esperamos.



Necesitamos dos pasos para dejar al kernel listo para ejecutar las tareas que querramos:



Necesitamos dos pasos para dejar al kernel listo para ejecutar las tareas que querramos:

 Apenas inicia el kernel hay que cargar la tarea Inicial. Para hacerlo, vamos a usar la instrucción LTR que toma como parámetro un registro de 16 bits con el selector de la tarea en la GDT.

LTR ax; (con ax = selector segmento tarea inicial)



Necesitamos dos pasos para dejar al kernel listo para ejecutar las tareas que querramos:

 Apenas inicia el kernel hay que cargar la tarea Inicial. Para hacerlo, vamos a usar la instrucción LTR que toma como parámetro un registro de 16 bits con el selector de la tarea en la GDT.

LTR ax ; (con ax = selector segmento tarea inicial)

2. Luego, hay que saltar a la **tarea Idle**. La forma de hacerlo es saltar al selector con un JMP y el valor que pongamos en offset es ignorado (podemos poner 0).

JMP SELECTOR\_TAREA\_IDLE:0



Necesitamos dos pasos para dejar al kernel listo para ejecutar las tareas que querramos:

 Apenas inicia el kernel hay que cargar la tarea Inicial. Para hacerlo, vamos a usar la instrucción LTR que toma como parámetro un registro de 16 bits con el selector de la tarea en la GDT.

LTR ax ; (con ax = selector segmento tarea inicial)

2. Luego, hay que saltar a la **tarea Idle**. La forma de hacerlo es saltar al selector con un JMP y el valor que pongamos en offset es ignorado (podemos poner 0).

#### JMP SELECTOR\_TAREA\_IDLE:0

Esto va a cambiar el valor del registro TR apuntando a la TSS de la tarea Idle y producir el cambio de contexto. Saltar a una tarea es algo que lo va a hacer el Sistema Operativo en nivel 0.

# Intercambio de Tareas

### Volviendo al Scheduler... deciamos...



Utiliza una política o criterio para decir cuál es la próxima tarea a ejecutar y lo hace en cada **tic del reloj** 



Cada vez que se pasa de una tarea a otra ocurre un

#### Cambio de Contexto



























Noten que además de modificar los registros de propósito general, modifica los de segmentos, el EIP y el CR3.

Con lo cual, va a cambiar la paginación y la dirección de la próxima instrucción a ejecutar (EIP).

Va a ejecutar otro programa.











```
offset: dd 0
selector: dw 0
global isr32
isr32:
  pushad
  call pic finish1
  call sched nextTask
  str cx
  cmp ax, cx
  je .fin
  mov [selector], ax
  imp far [offset]
.fin:
  popad
  iret
```

Veamos que hace la Rutina de Atención de Interrupción del reloj dada:

Primero, hace pushad y su corresponiente popad para guardar/obtener los registros de propósito general.



```
offset: dd 0
selector: dw 0
global isr32
isr32:
  pushad
 call pic finish1
  call sched nextTask
 str cx
 cmp ax, cx
 je .fin
  mov [selector], ax
  imp far [offset]
.fin:
  popad
                                               iret para volver a la rutina que la llamó resturando
  iret
                                               el EIP
```



```
offset: dd 0
selector: dw 0
global isr32
isr32:
  pushad
                                             indica al PIC que la interrupción fue atendida
  call pic finish1
  call sched nextTask
 str cx
 cmp ax, cx
 je .fin
  mov [selector], ax
  imp far [offset]
.fin:
  popad
  iret
```



```
offset: dd 0
selector: dw 0
global isr32
isr32:
  pushad
  call pic finish1
  call sched nextTask
  str cx
  cmp ax, cx
                                              Intercambio de tareas!!
  je .fin
  mov [selector], ax
  jmp far [offset]
.fin:
  popad
 iret
```



#### call sched nextTask +

je .fin
mov [selector], ax
jmp far [offset]

str cx

cmp ax, cx

Pide al scheduler la próxima tarea a ejecutar.

Devuelve la próxima tarea con un valor guardado en ax,

¿qué debería ser ese valor?

¿por qué usa ax y no eax si estamos en 32 bits?



#### call sched nextTask

str cx cmp ax, cx je .fin

mov [selector], ax
jmp far [offset]

Pide al scheduler la próxima tarea a ejecutar.

Devuelve la próxima tarea con un valor guardado en ax,

¿qué debería ser ese valor?

¿por qué usa ax y no eax si estamos en 32 bits?

El método **sched\_nextTask** del scheduler devuelve en ax <u>el selector de segmento</u> <u>de la próxima tarea a ejecutar.</u>

Los selectores tiene 16 bits por eso usa ax y no eax.



#### call sched nextTask

```
cmp ax, cx
je .fin
mov [selector], ax
jmp far [offset]
```

str cx

STR lee el registro TR y lo guarda en el registro de propósito general usado como operador.

Es decir, en este caso, guarda en cx el valor de TR.

Ahora, cx va a tener el valor del selector del segmento de la tarea en ejecución



```
call sched_nextTask

str cx
cmp ax, cx
je .fin

mov [selector], ax
jmp far [offset]

ax ← selector de se
ejecución)

cx ← selector de se
ejecución)

¿Qué hacen cmp a:
```

 $\begin{array}{l} \textbf{ax} \leftarrow \text{ selector de segmento de la tarea próxima} \\ \textbf{cx} \leftarrow \text{ selector de segmento de la tarea actual (en ejecución)} \\ \textbf{¿Qué hacen cmp ax, cxyje .fin?} \end{array}$ 



```
call sched nextTask
```

str cx cmp ax, cx je .fin

mov [selector], ax
jmp far [offset]

ax ← selector de segmento de la tarea próxima

cx ← selector de segmento de la tarea actual (en ejecución)

¿Qué hacen cmp ax, cx y je .fin?

Si la tarea en ejecución es la misma que la próxima (ax = cx), salta a fin y no hay cambio de tarea.

Si son distintas.... ejecutas las siguientes líneas



```
call sched_nextTask

str cx
cmp ax, cx
je .fin

mov [selector], ax
jmp far [offset]
```

Si son distintas.... ejecutas las siguientes líneas..

Donde mueve el valor de ax a la posición de memoria reservada para el selector.

Y luego, hace un jmp far al contenido de la dirección indicada por offset

Dicho jump recibe una dirección lógica de 48 bits... y habiamos definido al comienzo...

```
offset: dd 0
selector: dw 0
y ahora
offset: dd 0
selector: tiene el valor de ax
```

¿Qué significa esto?

#### Rutina de Atención de Interrupciones del Reloj



```
call sched_nextTask

str cx
cmp ax, cx
je .fin

mov [selector], ax
jmp far [offset]
```

```
y ahora
offset: dd 0
selector: tiene el valor de ax
```

¿Qué significa esto?

Significa que termina saltando al selector de TSS en la GDT de la tarea próxima retornada por el scheduler.

Cambia la tarea y automáticamente se dispara el cambio de contexto.

#### Rutina de Atención de Interrupciones del Reloj





#### Niveles de Privilegios en Tareas



Imaginemos una tarea ejecutando en nivel 0 indicado por su ss y se produce la interrupción de reloj. El nivel de ejecución no cambia dado que la interrupción de reloj es nivel 0.



### Niveles de Privilegios en Tareas



Ahora, si tenemos una tarea ejecutando en nivel 3 indicado por su ss y se produce la interrupción de reloj. El nivel de ejecución cambia. Por lo tanto, usa la pila de nivel 0 (ss0) indicada en la TSS para guardar la información de retorno.



### Niveles de Privilegios en Tareas



Cuando hay niveles de privilegios distintos, la ss y esp del procesador siempre toma la del nivel de ejecución actual. Ejecutando una tarea de nivel 3 y justo se produjo una interrupción de nivel 0. Si se produce un cambio de contexto, la TSS de una tarea de nivel 3 podría quedar con un ss almacenado de nivel 0. Los valores nivel 3 quedan en la pila y se restaurarán en el iret correspondiente.

|                      | 15                   | 0 |
|----------------------|----------------------|---|
| I/O Map Base Address | Reserved             | T |
| Reserved             | LDT Segment Selector |   |
| Reserved             | GS                   |   |
| Reserved             | FS                   |   |
| Reserved             | DS                   |   |
| Reserved             | SS                   |   |
| Reserved             | cs                   |   |
| Reserved             | ES                   |   |
| EDI                  |                      |   |
| ESI                  |                      |   |
| EBP                  |                      |   |
| ESP                  |                      |   |
| EBX                  |                      |   |
| EDX                  |                      |   |
| ECX                  |                      |   |
| EAX                  |                      |   |
| EFLAGS               |                      |   |
| EIP                  |                      |   |
| CR3 (PDBR)           |                      |   |
| Reserved             | 592                  |   |
| E                    | SP2                  | - |
| Reserved             | \$81                 |   |
| E                    | SP1                  | - |
| Reserved             | 880                  |   |
| E                    | SP0                  |   |
| Reserved             | Previous Task Link   | _ |





En la introducción de hoy vimos:

• Que el procesador ejecuta los programas en forma de tareas



- Que el procesador ejecuta los programas en forma de tareas
- Que estas tienen un <u>TSS descriptor</u> en la GDT que indica la ubicación de su TSS en memoria



- Que el procesador ejecuta los programas en forma de tareas
- Que estas tienen un <u>TSS descriptor</u> en la GDT que indica la ubicación de su TSS en memoria
- Que la próxima tarea a ejecutar lo decide un módulo llamado scheduler en cada tic de reloj



- Que el procesador ejecuta los programas en forma de tareas
- Que estas tienen un <u>TSS descriptor</u> en la GDT que indica la ubicación de su TSS en memoria
- Que la próxima tarea a ejecutar lo decide un módulo llamado scheduler en cada tic de reloj
- Cómo se guarda el contexto de cada tarea desalojada del procesador en <u>TSS</u>



- Que el procesador ejecuta los programas en forma de tareas
- Que estas tienen un <u>TSS descriptor</u> en la GDT que indica la ubicación de su TSS en memoria
- Que la próxima tarea a ejecutar lo decide un módulo llamado scheduler en cada tic de reloj
- Cómo se guarda el contexto de cada tarea desalojada del procesador en <u>TSS</u>
- El registro que indica la tarea actual en ejecución: TR



- Que el procesador ejecuta los programas en forma de tareas
- Que estas tienen un <u>TSS descriptor</u> en la GDT que indica la ubicación de su TSS en memoria
- Que la próxima tarea a ejecutar lo decide un módulo llamado scheduler en cada tic de reloj
- Cómo se guarda el contexto de cada tarea desalojada del procesador en <u>TSS</u>
- El registro que indica la tarea actual en ejecución: TR
- Cómo se produce el <u>cambio de contexto</u>



- Que el procesador ejecuta los programas en forma de tareas
- Que estas tienen un <u>TSS descriptor</u> en la GDT que indica la ubicación de su TSS en memoria
- Que la próxima tarea a ejecutar lo decide un módulo llamado scheduler en cada tic de reloj
- Cómo se guarda el contexto de cada tarea desalojada del procesador en <u>TSS</u>
- El registro que indica la tarea actual en ejecución: TR
- Cómo se produce el cambio de contexto
- La necesidad de definir una tarea Inicial y una tarea Idle además de las tareas de usuario

Consultas y ejercitación